LD A, (IX+127) (19 cycles) CLK ADDR DATA /M1 /MREQ /IOREQ /WR /RD /REFSH /BUSACK /HALT 1 09 FF 0 1 1 1 1 1 1 1 // DD fetch cycle 0 09 DD 0 0 1 1 0 1 1 1 1 09 DD 0 0 1 1 0 1 1 1 0 09 DD 0 0 1 1 0 1 1 1 1 05 FF 1 1 1 1 1 0 1 1 // refresh cycle 0 05 FF 1 0 1 1 1 0 1 1 1 05 FF 1 0 1 1 1 0 1 1 0 05 FF 1 1 1 1 1 0 1 1 1 0A FF 0 1 1 1 1 1 1 1 // 7E fetch cycle 0 0A 7E 0 0 1 1 0 1 1 1 1 0A 7E 0 0 1 1 0 1 1 1 0 0A 7E 0 0 1 1 0 1 1 1 1 06 FF 1 1 1 1 1 0 1 1 // refresh cycle 0 06 FF 1 0 1 1 1 0 1 1 1 06 FF 1 0 1 1 1 0 1 1 0 06 FF 1 1 1 1 1 0 1 1 1 0B FF 1 1 1 1 1 1 1 1 // displacement fetch cycle 0 0B 7F 1 0 1 1 0 1 1 1 1 0B 7F 1 0 1 1 0 1 1 1 0 0B 7F 1 0 1 1 0 1 1 1 1 0B 7F 1 0 1 1 0 1 1 1 0 0B FF 1 1 1 1 1 1 1 1 1 0B FF 1 1 1 1 1 1 1 1 // internal operation 0 0B FF 1 1 1 1 1 1 1 1 1 0B FF 1 1 1 1 1 1 1 1 0 0B FF 1 1 1 1 1 1 1 1 1 0B FF 1 1 1 1 1 1 1 1 0 0B FF 1 1 1 1 1 1 1 1 1 0B FF 1 1 1 1 1 1 1 1 0 0B FF 1 1 1 1 1 1 1 1 1 0B FF 1 1 1 1 1 1 1 1 0 0B FF 1 1 1 1 1 1 1 1 1 7E FF 1 1 1 1 1 1 1 1 // read cycle 0 7E 00 1 0 1 1 0 1 1 1 1 7E 00 1 0 1 1 0 1 1 1 0 7E 00 1 0 1 1 0 1 1 1 1 7E 00 1 0 1 1 0 1 1 1 0 7E FF 1 1 1 1 1 1 1 1